Projet ASIC analogique

  • See this page in english

    En bref

  • Code : N9EE07B

Objectifs

A l’issue du projet de conception d’un circuit intégré analogique, les étudiants seront capables de structurer et composer un circuit intégré élaboré en montrant qu’ils maitrisent les étapes de conception lorsque les performances spécifiées du circuit intégré seront atteintes.

Description

Composition de la matière : 2 séances de CM + 18 séances de Travaux Pratiques

Le projet consiste à découvrir, comprendre et maitriser les différentes étapes de conception d’un circuit intégré analogique complexe. Dans ce cadre, les outils de conception Virtuoso® Schematic & Layout sont utilisés pour la conception d’un régulateur linéaire incluant une référence de tension de type Bandgap (5V/2V 10mA, BW >1MHz, PSRR 50dB) dans une technologie CMOS sub-micronique. A l’issue de 2 séances de cours apportant des compléments d’information nécessaires aux notions de bases acquises en L3 et M1, un projet articulé sur N séances de TP propose de suivre les étapes de conception menant du cahier-des-charges jusqu’au dessin des masques du circuit par la mise en œuvre du design flow analogique de l’environnement Cadence® . Les principales étapes sont : une recherche bibliographique des topologies existantes, une phase de conception au niveau transistor des blocs analogiques constitutifs du circuit, une validation « pire-cas » par variation paramétrique des modèles des composants utilisés, la réalisation et le dessin des masques dans le respect des règles d’appairage.

La méthode d’apprentissage utilisée pour cette matière est l’Apprentissage Par Problème offrant aux étudiants une grande liberté de créativité lors de la conception de leurs circuits. L’accès aux documentations en ligne (bibliothèques ouvertes, articles scientifiques IEEE par exemple) donne la matière nécessaire pour explorer diverses architectures de circuits pouvant répondre aux demandes du projet.

Mode d’évaluation : remise d’un rapport d’étude complet à l’issue du projet.

Bibliographie

R. Gregorian, G.C. Temes, “Analog MOS Integrates Circuits for Signal Processing” Wiley-Interscience

P.R. Gray, R.G. Meyer, “Analysis and Design of Analog Integrated Circuits”, Wiley

W. Sansen, “Advanced Anaolg IC Design Courses”, KU Leuven

K. Bult, “Transistor Level Analog IC Design Courses”, EPFL

 

Pré-requis nécessaires

Connaissance du principe de fonctionnement des transistors bipolaire et MOSFET silicium (paramètres, technologie, MOSFET / BJT) ainsi que des bases de la conception de circuit analogique (montage étage émetteur / collecteur commun, étage différentiel, circuit push-pull, etc…).

 

 

 

 

Session 1 ou session unique - Contrôle des connaissances

ModalitéNatureCoefficientRemarques
CT (contrôle terminal) Rapport/Oral100%RAP/OR Projet ASIC analogique

Session 2 - Contrôle des connaissances

ModalitéNatureCoefficientRemarques
CT (contrôle terminal) Rapport/Oral100%RAP/OR Projet ASIC analogique

Contact(s)

COUSINEAU MARC

Contactez l’ENSEEIHT

L’École Nationale Supérieure d'Électrotechnique, d'Électronique, d'Informatique, d'Hydraulique et des Télécommunications

2, rue Charles Camichel - BP 7122
31071 Toulouse Cedex 7, France

+33 (0)5 34 32 20 00

Certifications

  • Logo MENESR
  • Logo UTFTMP
  • Logo INP
  • Logo INPT
  • Logo Mines télécoms
  • Logo CTI
  • Logo CDEFI
  • Logo midisup